您好, 歡迎來到化工儀器網(wǎng)! 登錄| 免費注冊| 產(chǎn)品展廳| 收藏商鋪|
文章名稱:Development of Self-Aligned Top-Gate Transistor Arrays on Wafer-Scale Two-Dimensional Semiconductor
期刊名稱:Advanced Science IF:16.3
DOI:10.1002/advs.202415250
【引言】
在二維半導(dǎo)體材料(2DSM)的研究與應(yīng)用領(lǐng)域,自對準(zhǔn)技術(shù)對于頂柵場效應(yīng)晶體管(TG-FET)的發(fā)展至關(guān)重要。通過精確同步調(diào)整柵極與溝道尺寸,自對準(zhǔn)技術(shù)實現(xiàn)了短溝道集成,從而顯著提升了器件的密度和性能。然而,傳統(tǒng)自對準(zhǔn)工藝在晶圓級2DSM TG-FET制備中面臨諸多制約,如制造過程復(fù)雜、器件均勻性欠佳以及與大規(guī)模集成兼容性不足等問題。
為攻克上述難題,復(fù)旦大學(xué)相關(guān)研究團隊提出了一種創(chuàng)新的自對準(zhǔn)方法。該方法結(jié)合干法刻蝕、濕法選擇性刻蝕及后優(yōu)化工藝,基于CVD生長的單層MoS?,成功實現(xiàn)了高性能TG-FET陣列的制備。這一工藝不僅簡化了制造流程,還確保了器件的高度一致性和優(yōu)異的電學(xué)性能。
通過該技術(shù),團隊成功制備出溝道長度僅為200 nm的晶圓級自對準(zhǔn)MoS? TG-FET陣列,其開態(tài)電流密度高達465.5 μA/m,開關(guān)比達到10?,遠超同類傳統(tǒng)器件?;诖岁嚵?,研究者進一步構(gòu)建了反相器以及NAND和NOR邏輯模塊,充分展示了其在邏輯電路中的應(yīng)用潛力。這一策略突破了傳統(tǒng)工藝在小型化和集成方面的瓶頸,為2DSM基短溝道器件的規(guī)?;苽溟_辟了新路徑。它不僅顯著提升了二維半導(dǎo)體器件的性能與穩(wěn)定性,還為未來高密度集成電路及先進電子器件的開發(fā)奠定了堅實基礎(chǔ),展現(xiàn)出重要的應(yīng)用前景。
【設(shè)備助力】
在整個研究過程中,小型臺式無掩膜直寫光刻系統(tǒng)- MicroWriter ML3發(fā)揮了至關(guān)重要的作用。其具備的精準(zhǔn)性能夠滿足短溝道器件對光刻精度的嚴(yán)格要求,確保了器件結(jié)構(gòu)的精確制備,有效降低了因光刻誤差導(dǎo)致的器件性能差異。同時,該系統(tǒng)的靈活性使得研究人員可以根據(jù)不同的實驗需求,快速調(diào)整光刻圖案和參數(shù),提高了研究效率。在制備過程中,研究人員能夠利用其靈活的圖案設(shè)計功能,針對不同的器件結(jié)構(gòu)和工藝要求進行光刻,加速了對短溝道器件的制備與優(yōu)化進程。
小型臺式無掩膜直寫光刻系統(tǒng)- MicroWriter ML3
【圖文導(dǎo)讀】
圖1.自對準(zhǔn)MoS? TG-FET的制備與結(jié)構(gòu)。(a)自對準(zhǔn)MoS? TG-FET制備過程的示意圖。(b)自對準(zhǔn)MoS? TG-FET的結(jié)構(gòu)示意圖。(c)自對準(zhǔn)MoS? TG-FET陣列的光學(xué)圖像。(d)自對準(zhǔn)MoS? TG-FET接觸區(qū)和柵極區(qū)的STEM與EDS圖像。
圖2.自對準(zhǔn)MoS? TG-FET的示意圖及初始制備與優(yōu)化后的電學(xué)性能。(a)自對準(zhǔn)MoS? TG-FET制備過程的示意圖。(b)初始制備的MoS? TG-FET、退火后的MoS? TG-FET及封裝后的MoS? TG-FET的轉(zhuǎn)移特性。(c)初始制備、退火后及封裝后的MoS? TG-FET的柵極漏電流。(d)初始制備、退火后及封裝后的MoS? TG-FET的接觸電阻。(e)優(yōu)化后器件的肖特基勢壘高度(SBH)提取結(jié)果。
圖3.優(yōu)化后的自對準(zhǔn)MoS? TG-FET的結(jié)構(gòu)及亞微米溝道長度的電學(xué)性能。(a)溝道長度約為200 nm的自對準(zhǔn)MoS? TG-FET的光學(xué)圖像及SEM嵌套圖像。(b)優(yōu)化后的自對準(zhǔn)MoS? TG-FET接觸區(qū)的STEM圖像,溝道長度約為200 nm。(c)優(yōu)化后的自對準(zhǔn)MoS? TG-FET接觸區(qū)的EDS圖像,溝道長度約為200 nm。(d)溝道長度約為200 nm的MoS? TG-FET的轉(zhuǎn)移曲線,DIBL(d,嵌圖)及(e)輸出曲線。(f)通過模擬得到的溝道長度為100 nm的自對準(zhǔn)MoS? TG-FET的轉(zhuǎn)移曲線及(g)輸出曲線。
圖4.基于優(yōu)化后的自對準(zhǔn)MoS? TG-FET的電路光學(xué)圖像及邏輯功能。(a)反相器的光學(xué)圖像及(b)電路圖。(c)反相器在VDD從1 V至3 V時的電壓轉(zhuǎn)移特性及(d)相應(yīng)的電壓增益。(e)基于自對準(zhǔn)MoS? TG-FET的NAND邏輯電路的光學(xué)圖像及(f)NAND邏輯的動態(tài)響應(yīng)。(g)基于自對準(zhǔn)MoS? TG-FET的NOR邏輯電路的光學(xué)圖像及(h)NOR邏輯的動態(tài)響應(yīng)。
【結(jié)論】
綜上所述,復(fù)旦大學(xué)相關(guān)研究團隊通過創(chuàng)新的自對準(zhǔn)技術(shù),成功制備了高性能、可擴展的晶圓級MoS? TG-FET陣列,有效解決了傳統(tǒng)自對準(zhǔn)工藝在二維半導(dǎo)體器件制備中的難題。
請輸入賬號
請輸入密碼
請輸驗證碼
以上信息由企業(yè)自行提供,信息內(nèi)容的真實性、準(zhǔn)確性和合法性由相關(guān)企業(yè)負責(zé),化工儀器網(wǎng)對此不承擔(dān)任何保證責(zé)任。
溫馨提示:為規(guī)避購買風(fēng)險,建議您在購買產(chǎn)品前務(wù)必確認供應(yīng)商資質(zhì)及產(chǎn)品質(zhì)量。